FFT DTMB: FFT-IFFT de 3780 puntos, para FPGAs de Xilinx.

Algoritmo descriptivo del diseño de la Transformada de Fourier Directa e Inversa empleada en la Modulación por División de frecuencias Ortogonales con sincronismo en el Dominio del Tiempo (TDS-OFDM, siglas en inglés), elemento clave dentro de las exigencias del estándar de Televisión Digital DTMB. El diseño tiene una estructura jerárquica, con los niveles básicos formados por transformadas pequeñas de longitud 3,4,5,7 y 9 computadas por el Algoritmo de las Transformadas de Winograd Fournier, combinadas estas mediante el Algoritmo de Factores Primos de Good-Thomas para obtener transformadas de 60 y 63 puntos, las cuales a su vez se combinan, ahora por el algoritmo clásico de Cooley Tukey a fin de lograr el procesador FFT-IFFT de longitud 3780.

 DETALLES

Características

  • Características Módulos optimizados para FPGAs Vir-tex de Xilinx.
  • Transforma Rápida de Fourier Directa e Inversa (FFT/IFFT).
  • FFT compleja de 3780 puntos de alto rendimiento.
  • Cumple los requerimientos del están-dar Digital Television Multimedia/ Te-rrestrial Broadcasting (DTMB).
  •  Datos de entrada y salida de 16 bits.
  • Datos de entrada y salida en orden natural.
  • Escalado de punto fijo.
  • Muestras por cada ciclo de reloj.
  • Integración con Xilinx System Genera-tor for DSP v12.1 y superiores.



Aplicaciones

  • Procesador FFT de 3780 puntos en la modulación TDS-OFDM del estándar DTMB.
  • Transformar cualquier secuencia en el dominio del tiempo a una representación en el dominio de la frecuencia y viceversa.

Ver Hoja de datos completa:   descargar

ICT8x8: ICT Directa e Inversa con Técnica de Pre-escalado.

Lo sentimos, la descripción no está disponible en estos momentos.

 DETALLES

Características

  • Transformada Entera Bidimensional del Coseno en su forma directa e inversa (2D-ICT, Integer Cosine Transform).
  • Procesamiento de Bloques de 8x8 elementos.
  • Compatible con el estándar de compresión AVS (Audio Video Coding Standard), Part 2.
  • Emplea la Técnica de Pre-escalado de la Transformada Entera (PIT, Prescaler Integer Transform).
  • Algoritmo implementado en Lenguaje de Descripción de Hardware.
  • Incluido método y procedimiento de comprobación


Diagrama en bloques de la Transformada Convencional.



Diagrama en bloques de la Transformada Coseno, aplicando la técnica PIT.


Aplicaciones

  • Núcleo de la Transformada Coseno, en bloques de 8x8 elementos.
  • Compresión y descompresión de señales de video, de acuerdo al estándar de codificación AVS.

Ver Hoja de datos completa:   descargar